本科学生综合性实验报告
学号 094090xxx 姓名 王 赟
学院 物电学院 专业、班级 物理09物理D班 实验课程名称 数电实验 教师及职称 张超 开课学期 至 填报时间年月日
云南师范大学教务处编印
…… …… 余下全文
本科学生综合性实验报告
学号 094090xxx 姓名 王 赟
学院 物电学院 专业、班级 物理09物理D班 实验课程名称 数电实验 教师及职称 张超 开课学期 至 填报时间年月日
云南师范大学教务处编印
…… …… 余下全文
EDA实验报告书
…… …… 余下全文
实验一 3-8译码器的设计
一、实验目的
1、掌握MAX+plus 软件的使用方法。
2、重点掌握原理图的编辑和仿真方法。
3、通过3-8译码器的设计掌握利用EDA软件进行电子线路设计的过程。
二、实验设备
1、计算机
2、MAX+plus II软件 及实验箱
三、实验原理
3-8译码器是数字系统中的基本逻辑器件。是各种译码器的基础。真值表为:
四、实验内容
1、用原理图方式设计3-8译码器电路;
2、并完成源程序的编辑、编译、仿真和管角分配。
五、实验步骤
1、启动MAX+plus II 10.0 软件
2、新建文件原理图文件:
(1)File \ New \Graphic Editor File
(2)在原理图文件上放置器件
(a)在原理图编辑器的空白处双击鼠标左键或单击鼠标右键,在弹出的快捷菜单中选择enter symber,
(b) 在Symbor Name处可直接输入元件名称或用鼠标点取元器件库中的所需元件,按下OK 即可输入元器件,
(c)一个完整的电路包括:输入端口INPUT、电路元器件集合、输出端口OUTPUT。
(3)添加连线
(4)标记输入/输出端口属性:分别双击输入端口的“PIN-NAME”,当其变成黑色时,即可输入标记符名称并回车确认;
(5)保存原理图:扩展名为*.gdf
(6)设置为当前文件:点击File\Project\set project to current file 设置项目为当前文件
3、编译
(1)选择芯片型号:点击Assign\Device:Ep1k30QC208-3
…… …… 余下全文
一、实验目的与要求
1.了解和正确使用MSI组合逻辑部件;
2.掌握一般组合逻辑电路的特点及分析、设计方法;
3. 学会对所设计的电路进行静态功能测试的方法;
4. 观察组合逻辑电路的竞争冒险现象。
预习要求:
(1)复习组合逻辑电路的分析与设计方法;
(2)根据任务要求设计电路,并拟定试验方法;
(3)熟悉所用芯片的逻辑功能、引脚功能和参数;
(4)了解组合逻辑电路中竞争冒险现象的原因及消除方法。
(5)二、 实验说明
译码器是组合逻辑电路的一部分。所谓译码就是不代码的特定含义“翻译”出来的过程,而实现译码操作的电路称为译码器。译码器分成三类:
1.二进制译码器:把二进制代码的各种状态,按照其原意翻译成对应输出信号的电路。如 中规模2线—4线译码器74LS139,3线—8线译码器74LS138等。
2.二—十进制译码器:把输入BCC码的十个代码译成十个高、低电平信号。
3.字符显示译码器:把数字、文字和符号的二进制编码翻译成人们习惯的形式并直观地显示出来的电路,如共阴极数码管译码驱动的74LS48(74LS248),共阳极数码管译码驱动的74LS49(74LS249)等。
三、 实验设备
1. RXB-1B数字电路实验箱
2.器件
74LS00 四2输入与非门
74LS20 双4输入与非门
74LS138 3线—8线译码器
四、 任务与步骤
任务一:测试3线—8线译码器74LS138逻辑功能
将一片3线—8线译码器74LS138插入RXB-1B数字电路实验箱的IC空插座中,按图3-15接线。A0、A1、A2、STA、STB、STC端是输入端,分别接至数字电路实验箱的任意6个电平开关。Y7、Y6、Y5、Y4、Y3、Y2、Y1、Y0输出端,分别接至数字电路实验箱的电平显示器的任意8个发光二极管的插孔8号引脚地接至RXB—IB型数字电路实验箱的电源“”,16号引脚+5V接至RXB-1B数字电路实验箱的电源“+5V”。按表3-2中输入值设置电平开关状态,观察发光二极管(简称LED)的状态,并将结果填入表中。
…… …… 余下全文
实验名称:译码器及其应用
实验目的:
1. 掌握数码管的使用方式及显示原理
2. 掌握中规模集成七段显示译码器74LS48的功能,以及进行功能测试。
3. 了解多位数码显示电路的组成及原理,通过multisim进行仿真验证。
实验原理:
译码器是一个多输入、多输出的组合逻辑电路,它能把给定的一组组代码译成一个个相应的输出状态或一组组新的代码,以表示编码时赋予的原意。完成这种译码功能的电路称为译码器。它不仅可用于数字显示,而且可用于代码转换、数据分配、存储器寻址和组合控制信号等方面。
本次试验采用的是74LS48七段显示译码器,下面介绍些七段显示译码器的工作原理。
74LS48是七段显示译码器,其逻辑图、内部输出线路如图 1-5-1(a)和(b )所示,逻辑符号见附录,其功能表如表 1-5-1所示。它由全译码器和辅助功能控制电路两部分组成,功能较全。全译码器的工作情况详见功能表1-5-1。从功能表可知,当输入码大于十进数9时,七段显示器仍显示一定的图形。从而可鉴别相应的输入情况。辅助控制端有三个。
① LT—试灯信号输入端。用于检查显示数码管的好坏,当LT=0、BI=1时,七段全亮,显示“日”。这表明数码管是好的,否则是坏的。
② BI—熄灭控制信号输入端(与灭零信号输出端共用该端)。用于间歇显示的控制,当BI=0时不论输入DCBA 和其他辅助控制信号是什么状态,七段全灭。
…… …… 余下全文
一、实验目的
1、掌握中规模集成译码器的逻辑功能和使用方法
2、熟悉数码管的使用
二、实验原理
译码器是一个多输入、多输出的组合逻辑电路。它的作用是把给定的代码进行“翻译”,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数据分配,存贮器寻址和组合控制信号等。不同的功能可选用不同种类的译码器。
译码器可分为通用译码器和显示译码器两大类。前者又分为变量译码器和代码变换译码器。
1、变量译码器(又称二进制译码器),用以表示输入变量的状态,如2线-4线、3线-8线和4线-16线译码器。若有n个输入变量,则有2n个不同的组合状态,就有2n 个输出端供其使用。而每一个输出所代表的函数对应于n个输入变量的最小项。
以3线-8线译码器74LS138为例进行分析,图5-6-1(a)、(b)分别为其
逻辑图及引脚排列。
其中 A2 、A1 、A0 为地址输入端,~为译码输出端,S1、、为使能端。
表5-6-1为74LS138功能表
当S1=1,+=0时,器件使能,地址码所指定的输出端有信号(为0)输出,其它所有输出端均无信号(全为1)输出。当S1=0,+ =X时,或 S1=X,+=1时,译码器被禁止,所有输出同时为1。
(a) (b)
…… …… 余下全文